Microchip Technology Inc. a présenté une nouvelle famille de META-DX2+ PHYs. Il s'agit du premier ensemble de solutions de l'industrie à intégrer un chiffrement de bout en bout à 1,6T (térabits par seconde) de débit de ligne et une agrégation de ports pour maintenir l'empreinte la plus compacte dans la transition vers la connectivité 112G PAM4 pour les commutateurs Ethernet d'entreprise, les appareils de sécurité, les routeurs d'interconnexion de nuages et les systèmes de transport optique. L'architecture de chemin de données configurable de 1,6T du META-DX2+ surpasse les concurrents les plus proches de 2x en capacité totale de boîte de vitesses et en modes de mux de commutation de protection 2:1 sans heurts, grâce à sa capacité ShiftIO unique. Les capacités flexibles d'agrégation de ports XpandIO optimisent l'utilisation des ports des routeurs/commutateurs lors de la prise en charge du trafic à faible débit.

De plus, les dispositifs incluent la prise en charge du protocole PTP (Precision Time Protocol) IEEE 1588 Classe C/D pour un horodatage précis à la nanoseconde, nécessaire pour la 5G et les services critiques des entreprises. En proposant un portefeuille de réducteurs compatibles avec l'encombrement et de PHY avancés avec des options de cryptage, Microchip permet aux développeurs d'étendre leurs conceptions pour ajouter MACsec et IPsec sur la base d'une conception de carte commune et d'un kit de développement logiciel (SDK). Les capacités différenciées de META-DX2+ comprennent : Dual 800 GbE, quad 400 GbE et 16x 100/50/25/10/1 GbE MAC/PHY ; Moteurs MACsec/IPsec 1.6T intégrés qui déchargent le cryptage des processeurs de paquets afin que les systèmes puissent plus facilement évoluer vers des largeurs de bande plus élevées avec une sécurité de bout en bout ; Plus de 20% d'économies sur la carte par rapport aux solutions concurrentes qui nécessitent deux dispositifs pour fournir la même boîte de vitesses 1.6T et des modes de mux 2:1 sans hit ; XpandIO permet l'agrégation de ports de clients Ethernet à faible débit sur des interfaces Ethernet à plus haut débit, optimisé pour les plates-formes d'entreprise ; la fonction ShiftIO combinée à un point de croisement intégré hautement configurable permet une connectivité flexible entre les commutateurs, les processeurs et les optiques externes ; variantes de dispositifs avec 48 ou 32 SerDes PAM4 de 112G compatibles Long Reach (LR) incluant la programmabilité pour optimiser la puissance par rapport aux performances.

La prise en charge d'Ethernet, OTN, Fibre Channel et des débits de données propriétaires pour les applications AI/ML. Comme le réducteur META-DX2L, la nouvelle série de META-DX2+ PHY peut être utilisée avec les FPGA PolarFire® de Microchip, le PLL haute performance ZL30632, les oscillateurs, les régulateurs de tension et d'autres composants qui ont été pré-validés en tant que système pour aider à accélérer les conceptions vers la production. Outils de développement : Le SDK Ethernet PHY de deuxième génération de Microchip pour la famille META-DX2 réduit les coûts de développement grâce à des bibliothèques API et des micrologiciels éprouvés sur le terrain.

Le SDK prend en charge tous les dispositifs META-DX2L et META-DX2+ PHY de la famille de produits. La prise en charge des extensions SAI (Switch Abstraction Interface) PHY de l'Open Compute Project (OCP) est incluse pour permettre une prise en charge agnostique des META-DX2 PHY dans une large gamme de systèmes d'exploitation réseau (NOS) prenant en charge SAI. Disponibilité : La famille META-DX2+ devrait être échantillonnée au cours du quatrième trimestre civil de 2022.

Découvrez le META-DX2L Ethernet PHY à l'ECOC 2022 : Microchip exposera le dispositif META-DX2L PHY, dont l'échantillonnage a commencé au quatrième trimestre 2021, sur le stand de l'Optical Internetworking Forum (OIF) à la Conférence européenne sur la communication optique (ECOC)du 18 au 22 septembre 2022, à Bâle en Suisse. Microchip et d'autres membres de l'OIF montreront comment l'interopérabilité multi-fournisseurs accélère les solutions industrielles pour le réseau mondial sur le stand n° 701 du Centre de congrès de Bâle.